2016-12-03 00:31:33 +00:00
|
|
|
|
|
|
|
#ifndef ARMINTERPRETER_LOADSTORE_H
|
|
|
|
#define ARMINTERPRETER_LOADSTORE_H
|
|
|
|
|
|
|
|
namespace ARMInterpreter
|
|
|
|
{
|
|
|
|
|
|
|
|
#define A_PROTO_WB_LDRSTR(x) \
|
|
|
|
\
|
|
|
|
s32 A_##x##_IMM(ARM* cpu); \
|
|
|
|
s32 A_##x##_REG_LSL(ARM* cpu); \
|
|
|
|
s32 A_##x##_REG_LSR(ARM* cpu); \
|
|
|
|
s32 A_##x##_REG_ASR(ARM* cpu); \
|
|
|
|
s32 A_##x##_REG_ROR(ARM* cpu); \
|
|
|
|
s32 A_##x##_POST_IMM(ARM* cpu); \
|
|
|
|
s32 A_##x##_POST_REG_LSL(ARM* cpu); \
|
|
|
|
s32 A_##x##_POST_REG_LSR(ARM* cpu); \
|
|
|
|
s32 A_##x##_POST_REG_ASR(ARM* cpu); \
|
|
|
|
s32 A_##x##_POST_REG_ROR(ARM* cpu);
|
|
|
|
|
|
|
|
A_PROTO_WB_LDRSTR(STR)
|
|
|
|
A_PROTO_WB_LDRSTR(STRB)
|
|
|
|
A_PROTO_WB_LDRSTR(LDR)
|
|
|
|
A_PROTO_WB_LDRSTR(LDRB)
|
|
|
|
|
2016-12-03 03:05:23 +00:00
|
|
|
#define A_PROTO_HD_LDRSTR(x) \
|
|
|
|
\
|
|
|
|
s32 A_##x##_IMM(ARM* cpu); \
|
|
|
|
s32 A_##x##_REG(ARM* cpu); \
|
|
|
|
s32 A_##x##_POST_IMM(ARM* cpu); \
|
|
|
|
s32 A_##x##_POST_REG(ARM* cpu);
|
|
|
|
|
|
|
|
A_PROTO_HD_LDRSTR(STRH)
|
|
|
|
A_PROTO_HD_LDRSTR(LDRD)
|
|
|
|
A_PROTO_HD_LDRSTR(STRD)
|
|
|
|
A_PROTO_HD_LDRSTR(LDRH)
|
|
|
|
A_PROTO_HD_LDRSTR(LDRSB)
|
|
|
|
A_PROTO_HD_LDRSTR(LDRSH)
|
|
|
|
|
2016-12-03 16:58:24 +00:00
|
|
|
s32 A_LDM(ARM* cpu);
|
|
|
|
s32 A_STM(ARM* cpu);
|
|
|
|
|
2016-12-05 16:08:24 +00:00
|
|
|
s32 A_SWP(ARM* cpu);
|
|
|
|
s32 A_SWPB(ARM* cpu);
|
|
|
|
|
2016-12-03 03:05:23 +00:00
|
|
|
|
|
|
|
s32 T_LDR_PCREL(ARM* cpu);
|
|
|
|
|
|
|
|
s32 T_STR_REG(ARM* cpu);
|
|
|
|
s32 T_STRB_REG(ARM* cpu);
|
|
|
|
s32 T_LDR_REG(ARM* cpu);
|
|
|
|
s32 T_LDRB_REG(ARM* cpu);
|
|
|
|
|
2016-12-03 17:29:19 +00:00
|
|
|
s32 T_STRH_REG(ARM* cpu);
|
|
|
|
s32 T_LDRSB_REG(ARM* cpu);
|
|
|
|
s32 T_LDRH_REG(ARM* cpu);
|
|
|
|
s32 T_LDRSH_REG(ARM* cpu);
|
|
|
|
|
2016-12-03 16:58:24 +00:00
|
|
|
s32 T_STR_IMM(ARM* cpu);
|
|
|
|
s32 T_LDR_IMM(ARM* cpu);
|
|
|
|
s32 T_STRB_IMM(ARM* cpu);
|
|
|
|
s32 T_LDRB_IMM(ARM* cpu);
|
|
|
|
|
2016-12-03 14:15:34 +00:00
|
|
|
s32 T_STRH_IMM(ARM* cpu);
|
|
|
|
s32 T_LDRH_IMM(ARM* cpu);
|
|
|
|
|
2016-12-03 16:58:24 +00:00
|
|
|
s32 T_STR_SPREL(ARM* cpu);
|
|
|
|
s32 T_LDR_SPREL(ARM* cpu);
|
|
|
|
|
2016-12-03 14:15:34 +00:00
|
|
|
s32 T_PUSH(ARM* cpu);
|
|
|
|
s32 T_POP(ARM* cpu);
|
2016-12-03 17:29:19 +00:00
|
|
|
s32 T_STMIA(ARM* cpu);
|
|
|
|
s32 T_LDMIA(ARM* cpu);
|
2016-12-03 14:15:34 +00:00
|
|
|
|
2016-12-03 00:31:33 +00:00
|
|
|
}
|
|
|
|
|
|
|
|
#endif
|
|
|
|
|