diff --git a/src/xenia/gpu/register_table.inc b/src/xenia/gpu/register_table.inc index 89c320541..636b35076 100644 --- a/src/xenia/gpu/register_table.inc +++ b/src/xenia/gpu/register_table.inc @@ -182,6 +182,30 @@ XE_GPU_REGISTER(0x2384, kFloat, PA_CL_POINT_X_RAD) XE_GPU_REGISTER(0x2385, kFloat, PA_CL_POINT_Y_RAD) XE_GPU_REGISTER(0x2386, kFloat, PA_CL_POINT_SIZE) XE_GPU_REGISTER(0x2387, kFloat, PA_CL_POINT_CULL_RAD) +XE_GPU_REGISTER(0x2388, kFloat, PA_CL_UCP_0_X) +XE_GPU_REGISTER(0x2389, kFloat, PA_CL_UCP_0_Y) +XE_GPU_REGISTER(0x238A, kFloat, PA_CL_UCP_0_Z) +XE_GPU_REGISTER(0x238B, kFloat, PA_CL_UCP_0_W) +XE_GPU_REGISTER(0x238C, kFloat, PA_CL_UCP_1_X) +XE_GPU_REGISTER(0x238D, kFloat, PA_CL_UCP_1_Y) +XE_GPU_REGISTER(0x238E, kFloat, PA_CL_UCP_1_Z) +XE_GPU_REGISTER(0x238F, kFloat, PA_CL_UCP_1_W) +XE_GPU_REGISTER(0x2390, kFloat, PA_CL_UCP_2_X) +XE_GPU_REGISTER(0x2391, kFloat, PA_CL_UCP_2_Y) +XE_GPU_REGISTER(0x2392, kFloat, PA_CL_UCP_2_Z) +XE_GPU_REGISTER(0x2393, kFloat, PA_CL_UCP_2_W) +XE_GPU_REGISTER(0x2394, kFloat, PA_CL_UCP_3_X) +XE_GPU_REGISTER(0x2395, kFloat, PA_CL_UCP_3_Y) +XE_GPU_REGISTER(0x2396, kFloat, PA_CL_UCP_3_Z) +XE_GPU_REGISTER(0x2397, kFloat, PA_CL_UCP_3_W) +XE_GPU_REGISTER(0x2398, kFloat, PA_CL_UCP_4_X) +XE_GPU_REGISTER(0x2399, kFloat, PA_CL_UCP_4_Y) +XE_GPU_REGISTER(0x239A, kFloat, PA_CL_UCP_4_Z) +XE_GPU_REGISTER(0x239B, kFloat, PA_CL_UCP_4_W) +XE_GPU_REGISTER(0x239C, kFloat, PA_CL_UCP_5_X) +XE_GPU_REGISTER(0x239D, kFloat, PA_CL_UCP_5_Y) +XE_GPU_REGISTER(0x239E, kFloat, PA_CL_UCP_5_Z) +XE_GPU_REGISTER(0x239F, kFloat, PA_CL_UCP_5_W) XE_GPU_REGISTER(0x4000, kFloat, SHADER_CONSTANT_000_X) XE_GPU_REGISTER(0x4001, kFloat, SHADER_CONSTANT_000_Y)