mirror of https://github.com/xemu-project/xemu.git
acpi: split out piix4 smbus routines from acpi.c into pm_smbus.c
Split out piix4 smbus routines from acpi.c into pm_smbus.c and use it. The split out smbus emulation will be used later. Signed-off-by: Isaku Yamahata <yamahata@valinux.co.jp> Acked-by: Gerd Hoffmann <kraxel@redhat.com> Cc: Aurelien Jarno <aurelien@aurel32.net> Signed-off-by: Blue Swirl <blauwirbel@gmail.com>
This commit is contained in:
parent
dc6839100e
commit
fc0bdd995c
|
@ -195,6 +195,7 @@ obj-i386-y += cirrus_vga.o apic.o ioapic.o piix_pci.o
|
||||||
obj-i386-y += vmmouse.o vmport.o hpet.o
|
obj-i386-y += vmmouse.o vmport.o hpet.o
|
||||||
obj-i386-y += device-hotplug.o pci-hotplug.o smbios.o wdt_ib700.o
|
obj-i386-y += device-hotplug.o pci-hotplug.o smbios.o wdt_ib700.o
|
||||||
obj-i386-y += debugcon.o multiboot.o
|
obj-i386-y += debugcon.o multiboot.o
|
||||||
|
obj-i386-y += pm_smbus.o
|
||||||
|
|
||||||
# shared objects
|
# shared objects
|
||||||
obj-ppc-y = ppc.o
|
obj-ppc-y = ppc.o
|
||||||
|
@ -220,6 +221,7 @@ obj-mips-y += dma.o vga.o i8259.o
|
||||||
obj-mips-y += g364fb.o jazz_led.o
|
obj-mips-y += g364fb.o jazz_led.o
|
||||||
obj-mips-y += gt64xxx.o pckbd.o mc146818rtc.o
|
obj-mips-y += gt64xxx.o pckbd.o mc146818rtc.o
|
||||||
obj-mips-y += piix4.o cirrus_vga.o
|
obj-mips-y += piix4.o cirrus_vga.o
|
||||||
|
obj-mips-y += pm_smbus.o
|
||||||
|
|
||||||
obj-microblaze-y = petalogix_s3adsp1800_mmu.o
|
obj-microblaze-y = petalogix_s3adsp1800_mmu.o
|
||||||
|
|
||||||
|
|
164
hw/acpi.c
164
hw/acpi.c
|
@ -17,6 +17,7 @@
|
||||||
*/
|
*/
|
||||||
#include "hw.h"
|
#include "hw.h"
|
||||||
#include "pc.h"
|
#include "pc.h"
|
||||||
|
#include "pm_smbus.h"
|
||||||
#include "pci.h"
|
#include "pci.h"
|
||||||
#include "qemu-timer.h"
|
#include "qemu-timer.h"
|
||||||
#include "sysemu.h"
|
#include "sysemu.h"
|
||||||
|
@ -39,15 +40,9 @@ typedef struct PIIX4PMState {
|
||||||
uint8_t apms;
|
uint8_t apms;
|
||||||
QEMUTimer *tmr_timer;
|
QEMUTimer *tmr_timer;
|
||||||
int64_t tmr_overflow_time;
|
int64_t tmr_overflow_time;
|
||||||
i2c_bus *smbus;
|
|
||||||
uint8_t smb_stat;
|
PMSMBus smb;
|
||||||
uint8_t smb_ctl;
|
|
||||||
uint8_t smb_cmd;
|
|
||||||
uint8_t smb_addr;
|
|
||||||
uint8_t smb_data0;
|
|
||||||
uint8_t smb_data1;
|
|
||||||
uint8_t smb_data[32];
|
|
||||||
uint8_t smb_index;
|
|
||||||
qemu_irq irq;
|
qemu_irq irq;
|
||||||
qemu_irq cmos_s3;
|
qemu_irq cmos_s3;
|
||||||
qemu_irq smi_irq;
|
qemu_irq smi_irq;
|
||||||
|
@ -68,14 +63,6 @@ typedef struct PIIX4PMState {
|
||||||
#define ACPI_ENABLE 0xf1
|
#define ACPI_ENABLE 0xf1
|
||||||
#define ACPI_DISABLE 0xf0
|
#define ACPI_DISABLE 0xf0
|
||||||
|
|
||||||
#define SMBHSTSTS 0x00
|
|
||||||
#define SMBHSTCNT 0x02
|
|
||||||
#define SMBHSTCMD 0x03
|
|
||||||
#define SMBHSTADD 0x04
|
|
||||||
#define SMBHSTDAT0 0x05
|
|
||||||
#define SMBHSTDAT1 0x06
|
|
||||||
#define SMBBLKDAT 0x07
|
|
||||||
|
|
||||||
static PIIX4PMState *pm_state;
|
static PIIX4PMState *pm_state;
|
||||||
|
|
||||||
static uint32_t get_pmtmr(PIIX4PMState *s)
|
static uint32_t get_pmtmr(PIIX4PMState *s)
|
||||||
|
@ -282,141 +269,6 @@ static void acpi_dbg_writel(void *opaque, uint32_t addr, uint32_t val)
|
||||||
#endif
|
#endif
|
||||||
}
|
}
|
||||||
|
|
||||||
static void smb_transaction(PIIX4PMState *s)
|
|
||||||
{
|
|
||||||
uint8_t prot = (s->smb_ctl >> 2) & 0x07;
|
|
||||||
uint8_t read = s->smb_addr & 0x01;
|
|
||||||
uint8_t cmd = s->smb_cmd;
|
|
||||||
uint8_t addr = s->smb_addr >> 1;
|
|
||||||
i2c_bus *bus = s->smbus;
|
|
||||||
|
|
||||||
#ifdef DEBUG
|
|
||||||
printf("SMBus trans addr=0x%02x prot=0x%02x\n", addr, prot);
|
|
||||||
#endif
|
|
||||||
switch(prot) {
|
|
||||||
case 0x0:
|
|
||||||
smbus_quick_command(bus, addr, read);
|
|
||||||
break;
|
|
||||||
case 0x1:
|
|
||||||
if (read) {
|
|
||||||
s->smb_data0 = smbus_receive_byte(bus, addr);
|
|
||||||
} else {
|
|
||||||
smbus_send_byte(bus, addr, cmd);
|
|
||||||
}
|
|
||||||
break;
|
|
||||||
case 0x2:
|
|
||||||
if (read) {
|
|
||||||
s->smb_data0 = smbus_read_byte(bus, addr, cmd);
|
|
||||||
} else {
|
|
||||||
smbus_write_byte(bus, addr, cmd, s->smb_data0);
|
|
||||||
}
|
|
||||||
break;
|
|
||||||
case 0x3:
|
|
||||||
if (read) {
|
|
||||||
uint16_t val;
|
|
||||||
val = smbus_read_word(bus, addr, cmd);
|
|
||||||
s->smb_data0 = val;
|
|
||||||
s->smb_data1 = val >> 8;
|
|
||||||
} else {
|
|
||||||
smbus_write_word(bus, addr, cmd, (s->smb_data1 << 8) | s->smb_data0);
|
|
||||||
}
|
|
||||||
break;
|
|
||||||
case 0x5:
|
|
||||||
if (read) {
|
|
||||||
s->smb_data0 = smbus_read_block(bus, addr, cmd, s->smb_data);
|
|
||||||
} else {
|
|
||||||
smbus_write_block(bus, addr, cmd, s->smb_data, s->smb_data0);
|
|
||||||
}
|
|
||||||
break;
|
|
||||||
default:
|
|
||||||
goto error;
|
|
||||||
}
|
|
||||||
return;
|
|
||||||
|
|
||||||
error:
|
|
||||||
s->smb_stat |= 0x04;
|
|
||||||
}
|
|
||||||
|
|
||||||
static void smb_ioport_writeb(void *opaque, uint32_t addr, uint32_t val)
|
|
||||||
{
|
|
||||||
PIIX4PMState *s = opaque;
|
|
||||||
addr &= 0x3f;
|
|
||||||
#ifdef DEBUG
|
|
||||||
printf("SMB writeb port=0x%04x val=0x%02x\n", addr, val);
|
|
||||||
#endif
|
|
||||||
switch(addr) {
|
|
||||||
case SMBHSTSTS:
|
|
||||||
s->smb_stat = 0;
|
|
||||||
s->smb_index = 0;
|
|
||||||
break;
|
|
||||||
case SMBHSTCNT:
|
|
||||||
s->smb_ctl = val;
|
|
||||||
if (val & 0x40)
|
|
||||||
smb_transaction(s);
|
|
||||||
break;
|
|
||||||
case SMBHSTCMD:
|
|
||||||
s->smb_cmd = val;
|
|
||||||
break;
|
|
||||||
case SMBHSTADD:
|
|
||||||
s->smb_addr = val;
|
|
||||||
break;
|
|
||||||
case SMBHSTDAT0:
|
|
||||||
s->smb_data0 = val;
|
|
||||||
break;
|
|
||||||
case SMBHSTDAT1:
|
|
||||||
s->smb_data1 = val;
|
|
||||||
break;
|
|
||||||
case SMBBLKDAT:
|
|
||||||
s->smb_data[s->smb_index++] = val;
|
|
||||||
if (s->smb_index > 31)
|
|
||||||
s->smb_index = 0;
|
|
||||||
break;
|
|
||||||
default:
|
|
||||||
break;
|
|
||||||
}
|
|
||||||
}
|
|
||||||
|
|
||||||
static uint32_t smb_ioport_readb(void *opaque, uint32_t addr)
|
|
||||||
{
|
|
||||||
PIIX4PMState *s = opaque;
|
|
||||||
uint32_t val;
|
|
||||||
|
|
||||||
addr &= 0x3f;
|
|
||||||
switch(addr) {
|
|
||||||
case SMBHSTSTS:
|
|
||||||
val = s->smb_stat;
|
|
||||||
break;
|
|
||||||
case SMBHSTCNT:
|
|
||||||
s->smb_index = 0;
|
|
||||||
val = s->smb_ctl & 0x1f;
|
|
||||||
break;
|
|
||||||
case SMBHSTCMD:
|
|
||||||
val = s->smb_cmd;
|
|
||||||
break;
|
|
||||||
case SMBHSTADD:
|
|
||||||
val = s->smb_addr;
|
|
||||||
break;
|
|
||||||
case SMBHSTDAT0:
|
|
||||||
val = s->smb_data0;
|
|
||||||
break;
|
|
||||||
case SMBHSTDAT1:
|
|
||||||
val = s->smb_data1;
|
|
||||||
break;
|
|
||||||
case SMBBLKDAT:
|
|
||||||
val = s->smb_data[s->smb_index++];
|
|
||||||
if (s->smb_index > 31)
|
|
||||||
s->smb_index = 0;
|
|
||||||
break;
|
|
||||||
default:
|
|
||||||
val = 0;
|
|
||||||
break;
|
|
||||||
}
|
|
||||||
#ifdef DEBUG
|
|
||||||
printf("SMB readb port=0x%04x val=0x%02x\n", addr, val);
|
|
||||||
#endif
|
|
||||||
return val;
|
|
||||||
}
|
|
||||||
|
|
||||||
static void pm_io_space_update(PIIX4PMState *s)
|
static void pm_io_space_update(PIIX4PMState *s)
|
||||||
{
|
{
|
||||||
uint32_t pm_io_base;
|
uint32_t pm_io_base;
|
||||||
|
@ -545,8 +397,8 @@ i2c_bus *piix4_pm_init(PCIBus *bus, int devfn, uint32_t smb_io_base,
|
||||||
pci_conf[0x90] = smb_io_base | 1;
|
pci_conf[0x90] = smb_io_base | 1;
|
||||||
pci_conf[0x91] = smb_io_base >> 8;
|
pci_conf[0x91] = smb_io_base >> 8;
|
||||||
pci_conf[0xd2] = 0x09;
|
pci_conf[0xd2] = 0x09;
|
||||||
register_ioport_write(smb_io_base, 64, 1, smb_ioport_writeb, s);
|
register_ioport_write(smb_io_base, 64, 1, smb_ioport_writeb, &s->smb);
|
||||||
register_ioport_read(smb_io_base, 64, 1, smb_ioport_readb, s);
|
register_ioport_read(smb_io_base, 64, 1, smb_ioport_readb, &s->smb);
|
||||||
|
|
||||||
s->tmr_timer = qemu_new_timer(vm_clock, pm_tmr_timer, s);
|
s->tmr_timer = qemu_new_timer(vm_clock, pm_tmr_timer, s);
|
||||||
|
|
||||||
|
@ -554,13 +406,13 @@ i2c_bus *piix4_pm_init(PCIBus *bus, int devfn, uint32_t smb_io_base,
|
||||||
|
|
||||||
vmstate_register(0, &vmstate_acpi, s);
|
vmstate_register(0, &vmstate_acpi, s);
|
||||||
|
|
||||||
s->smbus = i2c_init_bus(NULL, "i2c");
|
pm_smbus_init(NULL, &s->smb);
|
||||||
s->irq = sci_irq;
|
s->irq = sci_irq;
|
||||||
s->cmos_s3 = cmos_s3;
|
s->cmos_s3 = cmos_s3;
|
||||||
s->smi_irq = smi_irq;
|
s->smi_irq = smi_irq;
|
||||||
qemu_register_reset(piix4_reset, s);
|
qemu_register_reset(piix4_reset, s);
|
||||||
|
|
||||||
return s->smbus;
|
return s->smb.smbus;
|
||||||
}
|
}
|
||||||
|
|
||||||
#define GPE_BASE 0xafe0
|
#define GPE_BASE 0xafe0
|
||||||
|
|
|
@ -0,0 +1,178 @@
|
||||||
|
/*
|
||||||
|
* PC SMBus implementation
|
||||||
|
* splitted from acpi.c
|
||||||
|
*
|
||||||
|
* Copyright (c) 2006 Fabrice Bellard
|
||||||
|
*
|
||||||
|
* This library is free software; you can redistribute it and/or
|
||||||
|
* modify it under the terms of the GNU Lesser General Public
|
||||||
|
* License version 2 as published by the Free Software Foundation.
|
||||||
|
*
|
||||||
|
* This library is distributed in the hope that it will be useful,
|
||||||
|
* but WITHOUT ANY WARRANTY; without even the implied warranty of
|
||||||
|
* MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU
|
||||||
|
* Lesser General Public License for more details.
|
||||||
|
*
|
||||||
|
* You should have received a copy of the GNU Lesser General Public
|
||||||
|
* License along with this library; if not, write to the Free Software
|
||||||
|
* Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston MA 02110-1301 USA
|
||||||
|
*/
|
||||||
|
#include "hw.h"
|
||||||
|
#include "pc.h"
|
||||||
|
#include "pm_smbus.h"
|
||||||
|
#include "pci.h"
|
||||||
|
#include "qemu-timer.h"
|
||||||
|
#include "sysemu.h"
|
||||||
|
#include "i2c.h"
|
||||||
|
#include "smbus.h"
|
||||||
|
#include "kvm.h"
|
||||||
|
|
||||||
|
/* no save/load? */
|
||||||
|
|
||||||
|
#define SMBHSTSTS 0x00
|
||||||
|
#define SMBHSTCNT 0x02
|
||||||
|
#define SMBHSTCMD 0x03
|
||||||
|
#define SMBHSTADD 0x04
|
||||||
|
#define SMBHSTDAT0 0x05
|
||||||
|
#define SMBHSTDAT1 0x06
|
||||||
|
#define SMBBLKDAT 0x07
|
||||||
|
|
||||||
|
static void smb_transaction(PMSMBus *s)
|
||||||
|
{
|
||||||
|
uint8_t prot = (s->smb_ctl >> 2) & 0x07;
|
||||||
|
uint8_t read = s->smb_addr & 0x01;
|
||||||
|
uint8_t cmd = s->smb_cmd;
|
||||||
|
uint8_t addr = s->smb_addr >> 1;
|
||||||
|
i2c_bus *bus = s->smbus;
|
||||||
|
|
||||||
|
#ifdef DEBUG
|
||||||
|
printf("SMBus trans addr=0x%02x prot=0x%02x\n", addr, prot);
|
||||||
|
#endif
|
||||||
|
switch(prot) {
|
||||||
|
case 0x0:
|
||||||
|
smbus_quick_command(bus, addr, read);
|
||||||
|
break;
|
||||||
|
case 0x1:
|
||||||
|
if (read) {
|
||||||
|
s->smb_data0 = smbus_receive_byte(bus, addr);
|
||||||
|
} else {
|
||||||
|
smbus_send_byte(bus, addr, cmd);
|
||||||
|
}
|
||||||
|
break;
|
||||||
|
case 0x2:
|
||||||
|
if (read) {
|
||||||
|
s->smb_data0 = smbus_read_byte(bus, addr, cmd);
|
||||||
|
} else {
|
||||||
|
smbus_write_byte(bus, addr, cmd, s->smb_data0);
|
||||||
|
}
|
||||||
|
break;
|
||||||
|
case 0x3:
|
||||||
|
if (read) {
|
||||||
|
uint16_t val;
|
||||||
|
val = smbus_read_word(bus, addr, cmd);
|
||||||
|
s->smb_data0 = val;
|
||||||
|
s->smb_data1 = val >> 8;
|
||||||
|
} else {
|
||||||
|
smbus_write_word(bus, addr, cmd, (s->smb_data1 << 8) | s->smb_data0);
|
||||||
|
}
|
||||||
|
break;
|
||||||
|
case 0x5:
|
||||||
|
if (read) {
|
||||||
|
s->smb_data0 = smbus_read_block(bus, addr, cmd, s->smb_data);
|
||||||
|
} else {
|
||||||
|
smbus_write_block(bus, addr, cmd, s->smb_data, s->smb_data0);
|
||||||
|
}
|
||||||
|
break;
|
||||||
|
default:
|
||||||
|
goto error;
|
||||||
|
}
|
||||||
|
return;
|
||||||
|
|
||||||
|
error:
|
||||||
|
s->smb_stat |= 0x04;
|
||||||
|
}
|
||||||
|
|
||||||
|
void smb_ioport_writeb(void *opaque, uint32_t addr, uint32_t val)
|
||||||
|
{
|
||||||
|
PMSMBus *s = opaque;
|
||||||
|
addr &= 0x3f;
|
||||||
|
#ifdef DEBUG
|
||||||
|
printf("SMB writeb port=0x%04x val=0x%02x\n", addr, val);
|
||||||
|
#endif
|
||||||
|
switch(addr) {
|
||||||
|
case SMBHSTSTS:
|
||||||
|
s->smb_stat = 0;
|
||||||
|
s->smb_index = 0;
|
||||||
|
break;
|
||||||
|
case SMBHSTCNT:
|
||||||
|
s->smb_ctl = val;
|
||||||
|
if (val & 0x40)
|
||||||
|
smb_transaction(s);
|
||||||
|
break;
|
||||||
|
case SMBHSTCMD:
|
||||||
|
s->smb_cmd = val;
|
||||||
|
break;
|
||||||
|
case SMBHSTADD:
|
||||||
|
s->smb_addr = val;
|
||||||
|
break;
|
||||||
|
case SMBHSTDAT0:
|
||||||
|
s->smb_data0 = val;
|
||||||
|
break;
|
||||||
|
case SMBHSTDAT1:
|
||||||
|
s->smb_data1 = val;
|
||||||
|
break;
|
||||||
|
case SMBBLKDAT:
|
||||||
|
s->smb_data[s->smb_index++] = val;
|
||||||
|
if (s->smb_index > 31)
|
||||||
|
s->smb_index = 0;
|
||||||
|
break;
|
||||||
|
default:
|
||||||
|
break;
|
||||||
|
}
|
||||||
|
}
|
||||||
|
|
||||||
|
uint32_t smb_ioport_readb(void *opaque, uint32_t addr)
|
||||||
|
{
|
||||||
|
PMSMBus *s = opaque;
|
||||||
|
uint32_t val;
|
||||||
|
|
||||||
|
addr &= 0x3f;
|
||||||
|
switch(addr) {
|
||||||
|
case SMBHSTSTS:
|
||||||
|
val = s->smb_stat;
|
||||||
|
break;
|
||||||
|
case SMBHSTCNT:
|
||||||
|
s->smb_index = 0;
|
||||||
|
val = s->smb_ctl & 0x1f;
|
||||||
|
break;
|
||||||
|
case SMBHSTCMD:
|
||||||
|
val = s->smb_cmd;
|
||||||
|
break;
|
||||||
|
case SMBHSTADD:
|
||||||
|
val = s->smb_addr;
|
||||||
|
break;
|
||||||
|
case SMBHSTDAT0:
|
||||||
|
val = s->smb_data0;
|
||||||
|
break;
|
||||||
|
case SMBHSTDAT1:
|
||||||
|
val = s->smb_data1;
|
||||||
|
break;
|
||||||
|
case SMBBLKDAT:
|
||||||
|
val = s->smb_data[s->smb_index++];
|
||||||
|
if (s->smb_index > 31)
|
||||||
|
s->smb_index = 0;
|
||||||
|
break;
|
||||||
|
default:
|
||||||
|
val = 0;
|
||||||
|
break;
|
||||||
|
}
|
||||||
|
#ifdef DEBUG
|
||||||
|
printf("SMB readb port=0x%04x val=0x%02x\n", addr, val);
|
||||||
|
#endif
|
||||||
|
return val;
|
||||||
|
}
|
||||||
|
|
||||||
|
void pm_smbus_init(DeviceState *parent, PMSMBus *smb)
|
||||||
|
{
|
||||||
|
smb->smbus = i2c_init_bus(parent, "i2c");
|
||||||
|
}
|
|
@ -0,0 +1,21 @@
|
||||||
|
#ifndef PM_SMBUS_H
|
||||||
|
#define PM_SMBUS_H
|
||||||
|
|
||||||
|
typedef struct PMSMBus {
|
||||||
|
i2c_bus *smbus;
|
||||||
|
|
||||||
|
uint8_t smb_stat;
|
||||||
|
uint8_t smb_ctl;
|
||||||
|
uint8_t smb_cmd;
|
||||||
|
uint8_t smb_addr;
|
||||||
|
uint8_t smb_data0;
|
||||||
|
uint8_t smb_data1;
|
||||||
|
uint8_t smb_data[32];
|
||||||
|
uint8_t smb_index;
|
||||||
|
} PMSMBus;
|
||||||
|
|
||||||
|
void pm_smbus_init(DeviceState *parent, PMSMBus *smb);
|
||||||
|
void smb_ioport_writeb(void *opaque, uint32_t addr, uint32_t val);
|
||||||
|
uint32_t smb_ioport_readb(void *opaque, uint32_t addr);
|
||||||
|
|
||||||
|
#endif /* !PM_SMBUS_H */
|
Loading…
Reference in New Issue